Intel lancerer Stratix 10 TX: Levering af EMIB med 58G Transceivers

En af de vigtigste afhentninger fra Hot Chips sidste år var, at Intels EMIB-strategi først og fremmest ville blive fastlagt i FPGA'er. Intel indledte en bro- og chipletstrategi: med den rigtige FPGA kan der tilføjes op til seks forskellige chipletter via EMIB i en enkelt pakke. Dette er langt ud over den samlede EMIB-implementering, der kommer til forbrugere. Intel har allerede solgt sin Stratix 10-familie af FPGA'er, der har ekstra funktionalitet gennem EMIB i et antal måneder, men i dag annoncerer Intel imidlertid det nyeste medlem af den familie, en der har evnen til at inkludere 58G-transceivere: Stratix 10 TX.

Intel vil tilbyde forskellige varianter af Stratix 10 TX, fra 600k logiske elementer med to chipletter op til 2.8 millioner logiske elementer med seks chipletter. Fem af fliserne er i stand til at tage de nye 58G-transceivere, hvilket muliggør op til 144-transceivere i en enkelt pakke. Den sjette flise bruges til PCIe. Mens den centrale FPGA er bygget på Intels 14nm-processteknologi, vil transceiverne være bygget på TSMCs 16FF-proces på grund af Alteras historie med at bruge TSMC til sin analoge hardware. Intel oplyser, at transceiverne i spil kan gå ned til 1 Gbps om nødvendigt, hvilket muliggør bagudkompatibilitet med eksisterende netværk. Disse transceivere blev først demonstreret tilbage i marts 2016, hvorefter de endelig kom på markedet.

Intel kalder de nye transceivere dual-mode 58G med 4-niveauer af puls-amplitude-modulation (PAM4) og 30 Gbps ikke-tilbagevenden til nul. Tidligere var disse (og er blevet kaldt) 56G, men Intel bruger udtrykket 58G, fordi det mener, at dens løsning vil fungere bedre end andre 56G-løsninger på markedet, nok til at kalde det en 58G-enhed.

Målet med disse nye Stratix 10-enheder er at køre netværksbåndbreddebehov til centraliserede basestationer og netværksvirtualisering. Sidstnævnte her er kritisk for 5G-implementering, hvor computeren sker i kantnetværk og VM'er overføres rundt for at aktivere computeren, der skal ske tættere på enheden, især med softwaredefineret netværk. Stratix 10 har også en række IP-kerner til 100GbE MAC og FEC, og transceiverne er bygget gennem en række Intel og tredjeparts IP.

Vi får at vide fra Intel, at det at bruge EMIB sammen med de nye chipletter muliggør et meget lavere effektprodukt end tidligere design. Intel tilbyder kunderne betydelig uddannelse, men EMIB-implementeringer er i det væsentlige gennemsigtige for designet: den opadrettede båndbredde relateret og muligheden for at oprette brugssager ud fra denne funktionalitet.

Foruden Stratix 10 TX tilbyder Intel også en TX-version med HBM2 (hukommelse med høj båndbredde). I det største design kan pakken have to 4GB HBM-fliser parret med tre 58G-transceivere og en 28G-transceiver. Den sidste er 28G, fordi den også har en hård PCIe-forbindelse. HBM2-hukommelsen kan køre på enten 800 MHz eller 1 GHz afhængigt af produktet.

Intel sender Stratix 10 TX-familien fra i dag.

Oprindelig artikel

Giv en kommentar

Dette websted bruger Akismet til at reducere spam. Lær, hvordan dine kommentardata behandles.