Microchip SMC 1000 8x25G membolehkan lebar jalur 4x untuk CPU

Syarikat penyelesaian kawalan terbenam yang berpangkalan di Arizona Microchip Technology Inc., penyedia utama mikrokontroller, analog, FPGA, sambungan dan semikonduktor pengurusan kuasa, memasuki pasaran infrastruktur memori. Produk perintisnya ialah pengawal memori bersiri SMC 1000 8x25G untuk pengkomputeran pusat data berprestasi tinggi. Kualiti headlining SMC 1000 8x25G adalah bahawa ia membolehkan lebar jalur memori yang tinggi diperlukan oleh generasi akan datang CPU dan SoCs - sehingga lebar jalur 4x - untuk mengurangkan kesesakan jalur lebar antara CPU dan RAM, dengan faedah nyata untuk AI dan pembelajaran mesin.

Pengawal memori bersiri microchip direka untuk menangani jurang yang telah dibuka antara muka dalam jumlah teras pemproses CPU dan lebar jalur memori purata yang ada. "Memandangkan bilangan teras pemprosesan dalam CPU telah meningkat, jalur lebar memori purata yang tersedia untuk setiap teras pemprosesan telah berkurangan kerana CPU dan peranti SoC tidak dapat meningkatkan bilangan antara muka DDR selari pada cip tunggal untuk memenuhi keperluan peningkatan bilangan teras, " menegaskan syarikat berteknologi.

Untuk menangani kebimbangan di atas, antaramuka SMC 1000 8x25G Microchip ke CPU melalui lorong-lorong 8Gbps-25-bit Terbuka Antara Muka (OMI) dan 72 ke memori menerusi antara muka 4-bit DDR3200 XNUMX. Ia menjelaskan bahawa "Hasilnya adalah pengurangan ketara dalam bilangan CPU host atau pin SoC yang diperlukan bagi setiap saluran memori DDR4, yang membolehkan saluran memori lebih banyak dan meningkatkan lebar jalur memori yang tersedia." Dalam mempromosikan SMC 1000 8x25G, Microchip menjadikan kes bagi sokongan OMI yang membuka kunci jenis protokol memori / sokongan kadar dengan antara muka OMI bebas media.

Mungkin anda belum pernah mendengar Microchip sebelum ini, tetapi ia telah bekerjasama dengan beberapa gergasi teknologi semikonduktor. IBM, misalnya telah bekerjasama dengan Microchip untuk membolehkan keputusan strategik untuk memfokus memori pemproses POWER untuk menggunakan antaramuka standard OMI untuk peningkatan jalur lebar. AMD dan Google juga memperjuangkan piawaian OMI. Lebih-lebih lagi, SMART Modular, Micron dan Samsung Electronics sedang membina pelbagai DDIMM-pin 84 pin yang cekap dengan kapasiti dari 16GB hingga 256GB, sesuai dengan bentuk borang DDIMM draf JEDEC DDR5 - dan memanfaatkan SMC 1000 8x25G.

sumber: Siaran akhbar MicrochipVia EE Times.

Tinggalkan Jawapan Teks

Alamat email anda tidak akan disiarkan. Ruangan yang diperlukan ditanda *

Laman web ini menggunakan Akismet untuk mengurangkan spam. Ketahui bagaimana data komen anda diproses.